74ls164的简单介绍
本篇文章给大家谈谈74ls164,以及对应的知识点,希望对各位有所帮助,不要忘了收藏本站喔。
74ls164的原理及接口特性是什么?
74LS164,是:串入并出移位寄存器。
164 的 DSA 和 DSB 端是输入信号的。
CLK 是输入移位脉冲的。
MR 是用来清零的,一般接一个 22K 电阻再接 +5V。
输出端,可以接上 LED,也可以用共阳极数码管。
Q0~Q7 接一个 1K 电阻后分别连到 LED 的 a~dp 端。
在 DSA 和 CLK 输入信号,LED 就会显示了。
电路图如下:
[img]用两个74LS164是否可实现8、16、32分频电路?
可以实现。
74ls164、74lsT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。
使用74LS161计数振荡器的输出,不用设置复位和置数功能,计数器的输出从低位到高位正好满足2分频、4分频、8分频、16分频,分别接发光二极管即可。
CLK脚接输入信号,Q非(即Q上有一横杠的脚)接D脚,Q或Q非作输出,这是二分频电路,像这样只用单级(一个D触发器)就是二分频,如果用两级就是四分频,用三级就是八分频。
扩展资料:
时钟 (CP) 每次由低变高时,数据右移一位,输入到 Q0, Q0 是两个数据输入端(DSA和 DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。
主复位 (MR) 输入端上的一个低电平将使其它所有输入端都无效,非同步地清除寄存器,强制所有的输出为低电平。
H = HIGH(高)电平
h = 先于低-至-高时钟跃变一个建立时间 (set-up time) 的 HIGH(高)电平
L = LOW(低)电平
l = 先于低-至-高时钟跃变一个建立时间 (set-up time) 的 LOW(低)电平
q = 小写字母代表先于低-至-高时钟跃变一个建立时间的参考输入 (referenced input) 的状态
↑ = 低-至-高时钟跃变
参考资料来源:百度百科-74ls164
74ls164的功能是什么?
74ls164、74lsT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。
时钟 (CP) 每次由低变高时,数据右移一位,输入到 Q0, Q0 是两个数据输入端(DSA和 DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。
主复位 (MR) 输入端上的一个低电平将使其它所有输入端都无效,非同步地清除寄存器,强制所有的输出为低电平。
逻辑符号:
IEC逻辑符号:
逻辑图:
功能图:
74ls164驱动数码管不能显示小数点
74ls164驱动数码管不能显示小数点是因为第一次输入无法显示。1、根据查询相关信息显示,74ls164驱动数码管,只有一个数据信号输入口,所以不能对数码管进行“位”控,只能对数码管的整体显示进行控制。
2、所以每秒内至少需两次数据输出并显示,第一次输出显示的数的小数点都不亮,第二次输出显示的数(数的值不变)中第三个数码管的数的小数点亮,两者交替输出显示,即可实现点时分之间的点闪烁。
74ls164的介绍就聊到这里吧,感谢你花时间阅读本站内容,更多关于、74ls164的信息别忘了在本站进行查找喔。